Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
Tags
- Benchmark
- 이게 뭐니
- XML
- 봄
- 서비스
- 과제
- Android
- TPC-C
- 원격으로 컴퓨터 끄기
- OWL
- iphone
- 앱
- 우분투
- JNI
- ontology
- 쉽지요잉
- uPnP
- rdf
- 설명좀 써줍니다
- 3GS
- 블로그가
- OSGi
- java
- book
- 안드로이드
- w3c
- 아이폰
- Mac
- TunesMate
- 건조합니다
Archives
- Today
- Total
infatuation
PLD(Programmable Logic Device) 본문
PLD(Programmable Logic Device)는 제조 후 사용자가 내부 논리 회로의 구조를 변경할 수 있는 집적 회로이다. 초기에는 사전에 프로그래밍되어 양산에 제공되어서 회로를 변경하지 않아도 되는 것이 일반적이었다. 최근에는 동작 중 회로의 정의를 다시 할 수 있어서 재설정 가능 논리 소자(Reconfigurable Logic Device)라고도 불린다. 는 설계시 사양이나 기능이 정해져서 제조되기 때문에 나중에 회로 구성을 변경할 수 없는 일반 집적 회로와 달리 회로가 정의되지 않은 채 출하되어 사용자가 임의의 회로를 기록해 동작시킬 수 있다.
일반 집적 회로는 대량으로 제조하는 경우 ASIC를 사용하지만 개발에 걸리는 기술 자산과 설비, IP 등 초기 개발비가 들며 설계 자산을 다른 곳에 쓸 수 없고 설계하는 데 많은 시간이 들며 조금의 실수도 용납되지 않아 개발자에게 부담이 될 수 있다. 하지만 설계 가능 논리 소자의 경우 초기 개발비가 필요없고 회로를 여러 번 고쳐 쓸 수 있기 때문에 오늘날 많은 사람들의 지지를 받아 개발품부터 양산품까지 폭넓게 쓰이고 있다.
통상 PAL(Programmable Array Logic), GAL(Generic Array Logic)의 총칭으로 쓰이는 말이지만 CPLD와 FPGA까지 포함한 총칭으로 쓰이기도 한다.
'Study > FlashMemory&DB' 카테고리의 다른 글
NAND Flash Memory Tech. Report (0) | 2009.08.06 |
---|---|
JFFS (0) | 2009.07.27 |
객체 기반 데이터베이스 (0) | 2009.05.14 |
TPC-C benchmark 결과치 읽는 법 (0) | 2009.04.24 |